基于FPGA的RISC的设计和仿真 |
| |
引用本文: | 汪涛,徐正安. 基于FPGA的RISC的设计和仿真[J]. 微型机与应用, 2012, 31(15): 26-29 |
| |
作者姓名: | 汪涛 徐正安 |
| |
作者单位: | 重庆大学物理学院,重庆,401331 |
| |
摘 要: | 介绍了一种基于FPGA的RISC的设计方法。该方法以Altera公司的Quartus Ⅱ为开发平台,通过编写Verilog HDL语言完成所有模块的RTL模型的建立,并通过功能时序仿真对RISC的功能进行了验证。该方法充分发挥了Quartus Ⅱ软件的功能,验证了FPGA设计RISC的可行性。
|
关 键 词: | FPGA RISC Quartus Ⅱ Verilog HDL |
RISC design and simulation based on FPGA |
| |
Affiliation: | Wang Tao,Xu Zheng′an (College of Physics,Chongqing University,Chongqing 401331,China) |
| |
Abstract: | |
| |
Keywords: | FPGA RISC QuartusⅡ Verilog HDL |
本文献已被 CNKI 万方数据 等数据库收录! |
|