自适应算术编码的FPGA实现 |
| |
引用本文: | 姜勤忠,李建华,马幼军,林建英,付尧. 自适应算术编码的FPGA实现[J]. 电子技术应用, 2004, 30(7): 67-69,73 |
| |
作者姓名: | 姜勤忠 李建华 马幼军 林建英 付尧 |
| |
作者单位: | 大连理工大学电子与信息工程学院,116024;大连理工大学电子与信息工程学院,116024;大连理工大学电子与信息工程学院,116024;大连理工大学电子与信息工程学院,116024;大连理工大学电子与信息工程学院,116024 |
| |
摘 要: | 在简单介绍算术编码和自适应算术编码的基础上,介绍了利用FPGA器件并通过VHDL语言描述实现自适应算术编码的过程。整个编码系统在ALTERA公司的MAX+plusⅡ软件上进行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较优的状态,可以满足实时编码的要求。
|
关 键 词: | 算术编码 自适应 FPGA VHDL 仿真 |
修稿时间: | 2004-02-28 |
An implementation of FIR filter by FPGA based on pipeline distributed arithmetic |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 万方数据 等数据库收录! |
|