首页 | 本学科首页   官方微博 | 高级检索  
     

基于测试信号法的HVDC附加次同步阻尼控制器设计
引用本文:王杉,张超,王立德,王渝红,李兴源.基于测试信号法的HVDC附加次同步阻尼控制器设计[J].大电机技术,2016(1):6-9.
作者姓名:王杉  张超  王立德  王渝红  李兴源
作者单位:1. 四川大学电气信息学院,成都,610065;2. 湖南省电力公司检修公司,长沙,410004
基金项目:国家高技术研究发展计划(863计划)项目(2011AA05A119),国网四川省电力公司检修公司科技项目(SGSCJXOOYJKJ1301058)
摘    要:针对汽轮发电机组的次同步振荡(SSO)问题,从系统电气阻尼角度阐述了附加次同步阻尼控制器(SSDC)抑制次同步振荡的机理,进而提出一种基于测试信号法相位补偿原理的SSDC设计方法。对SSDC的结构、输入信号的选取、相位补偿等方面进行了论述和设计。在PSCAD/EMTDC中构建SSO的测试系统,基于测试信号法计算,该系统电气阻尼系数为负,表明测试系统会引发SSO。采用所设计的SSDC控制后,电气阻尼系数均为正。时域仿真也验证了所设计的SSDC能够有效抑制直流控制引起的SSO。

关 键 词:测试信号法  次同步振荡  附加次同步阻尼控制器  电气阻尼系数  相位补偿

Design of HVDC Supplementary Subsynchronous Damping Controller Based on Test Signal Method
Abstract:
Keywords:test signal method  SSO  SSDC  electrical damping coefficient  phase compensation
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号