首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA NiosⅡ的等精度频率计设计
引用本文:郝统关,程明.基于FPGA NiosⅡ的等精度频率计设计[J].电测与仪表,2009,46(2).
作者姓名:郝统关  程明
作者单位:郑州大学信息工程学院,郑州,450001
摘    要:介绍了一种利用FPGA芯片设计的等精度频率计.对传统的等精度测量方法进行了改进,增加了测量脉冲宽度的功能,采用SOPC设计技术和基于Nios Ⅱ嵌入式软核处理器的系统设计方案,通过在FPGA芯片上配置NiosⅡ软核处理器进行数据运算处理,利用液晶显示器对测量的频率、周期、占空比进行实时显示,可读性好.整个系统在一片FPGA芯片上实现,系统测量精度高,实时性好,具有灵活的现场可更改性.

关 键 词:等精度  频率计  NiosⅡ
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号