首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于FPGA高集成化的直接数字频率合成系统的设计
引用本文:王庆东,谢长生,王海卫. 一种基于FPGA高集成化的直接数字频率合成系统的设计[J]. 计算机科学, 2007, 34(10): 299-300
作者姓名:王庆东  谢长生  王海卫
作者单位:华中科技大学计算机学院外存储国家专业实验室,武汉,430074
基金项目:国家高技术研究发展计划(863计划) , 国家自然科学基金 , 国家重点基础研究发展计划(973计划)
摘    要:文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接数字频率合成技术,试验结果证明,与传统使用分离器件设计方案相比,该方案能产生较高质量信号。电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点。

关 键 词:伺服信号  PDSP  FPGA  直接数字频率合成

An High Integrated Direct Digital Frequency Synthesis System Design on FPGA
WANG Qing-Dong,XIE Chang-Sheng,WANG Hai-Wei. An High Integrated Direct Digital Frequency Synthesis System Design on FPGA[J]. Computer Science, 2007, 34(10): 299-300
Authors:WANG Qing-Dong  XIE Chang-Sheng  WANG Hai-Wei
Affiliation:Key Laboratory of Data Storage System, School of Computer Science and Technology, Huazhong University of Science and Technology, Wuhan 430074
Abstract:This paper researches a programmable signal generator by an high integrated direct digital frequency synthe- sis(DDFS) technology on FPGA to simulate servo signal for read-write channel of micro hard disk.This device use very large-scale integrated circuit FPGA(field-programmable logic) to integrate PDSP(programmable digital signal proces- sor) design and DDFS design.Test results indicate that this device has higher precision of signal,and circuit design is simply,reliable,and programmable,Compared with general design by separate parts design.
Keywords:Servo signal  PDSP  FPGA  Direct digital frequency synthesis(DDFS)
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号