首页 | 本学科首页   官方微博 | 高级检索  
     

RISC微处理器中存取部件设计的一种优化方法
引用本文:冉计全,樊晓桠,孙华锦,李大伟. RISC微处理器中存取部件设计的一种优化方法[J]. 计算机工程与应用, 2005, 41(5): 110-112,116
作者姓名:冉计全  樊晓桠  孙华锦  李大伟
作者单位:西北工业大学航空微电子中心,西安,710072;西北工业大学航空微电子中心,西安,710072;西北工业大学航空微电子中心,西安,710072;西北工业大学航空微电子中心,西安,710072
基金项目:国家“十五”部委预研课题,国家自然科学基金资助
摘    要:低速的存取部件一直是限制高性能微处理器性能的一个关键因素。文章提出了RISC微处理器存取部件()LSU设计中一种优化的设计模型,阐述了该模型提高存取指令执行速度的机理以及关键路径的优化设计机制,分析了该模型在改善微处理器性能中的作用,并且该模型已经成功的应用到微处理器龙腾II的设计中。Verilog仿真、综合和静态时序分析的结果表明该设计达到了良好的效果。

关 键 词:微处理器  存取部件  LSU  对齐部件
文章编号:1002-8331-(2005)05-0110-03

An Optimal Approach in Design of Load/Store Unit of RISC Microprocessor
Ran Jiquan,Fan Xiaoya,Sun Huajin,Li Dawei. An Optimal Approach in Design of Load/Store Unit of RISC Microprocessor[J]. Computer Engineering and Applications, 2005, 41(5): 110-112,116
Authors:Ran Jiquan  Fan Xiaoya  Sun Huajin  Li Dawei
Abstract:Low-efficiency Load/Store Unit is an important factor which limits the high performance of microprocessors.This paper presents an optimal design model in design of Load/Store Unit of RISC microprocessor.This paper also introduces the mechanism of improving the executive speed of Load/Store instructions and the optimal design of critical path,analyses the function in improving the microprocessor performance.This Model is successfully used in the design of LongTeng II microprocessor.The result of Verilog simulation,synthesis and static time analysis show the design is successful.
Keywords:microprocessor  load/store unit  LSU  align unit
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号