基于DSP+FPGA结构的高速数据采集模块 |
| |
引用本文: | 王志刚,师奕兵. 基于DSP+FPGA结构的高速数据采集模块[J]. 仪器仪表学报, 2003, 24(Z2): 80-81 |
| |
作者姓名: | 王志刚 师奕兵 |
| |
作者单位: | 电子科技大学自动化工程学院,成都,610054 |
| |
摘 要: | 在简要阐述了数据采集中实时信号处理的典型DSP+FPGA结构及其应用特点的基础上,论述了一种基于此结构的高速高精度数据采集模块的设计,详细阐明其高速并行A/D变换、数据缓存以及触发控制的原理.模块可实现12位分辨率,最高采样率200MSPS、1M字样值存储深度以及50MHz信号带宽的实时信号处理系统.
|
关 键 词: | 实时处理 DSP 并行采样 缓存控制 触 发 |
Design of Data Acquisition Module Based on DSP+FPGA Architecture |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|