首页 | 本学科首页   官方微博 | 高级检索  
     

大存储空间高精度数字中频面目标模拟器设计
引用本文:孟宪海,黎向阳. 大存储空间高精度数字中频面目标模拟器设计[J]. 电子工程师, 2007, 33(4): 3-6
作者姓名:孟宪海  黎向阳
作者单位:国防科技大学电子科学与工程学院,湖南省长沙市,410073
摘    要:在雷达系统研制过程中,回波信号模拟器是不可缺少的设备。它可以灵活地产生雷达在各种工作状态下的回波信号,有助于雷达的实验室调试,降低试验成本。文中介绍的面目标模拟器基于波形存储直读的DDWS(直接数字波形合成)法实现;以大容量Flash存储器作为波形数据的存储介质,具有较大的数据存储空间;以XC2V500型FPGA(现场可编程门阵列)作为系统核心控制单元,完成系统的功能控制、数据存储控制、高精度延时计算等关键任务,输出延时计算最大绝对误差±3 ns。采用Hamming加权后脉冲压缩峰值旁瓣比大于35 dB。

关 键 词:雷达回波  面目标模拟器  直接数字波形合成  Flash存储器  FPGA
修稿时间:2006-08-28

Design of a High Precision Radar Surface Target Simulator with Large Memory Space
MENG Xianhai,LI Xiangyang. Design of a High Precision Radar Surface Target Simulator with Large Memory Space[J]. Electronic Engineer, 2007, 33(4): 3-6
Authors:MENG Xianhai  LI Xiangyang
Affiliation:School of Electronic Science and Engineering, National University of Defense Technology, Changsha 410073, China
Abstract:Radar signal simulator is important in the development of radar system.It can effectively reduce test cost by testing a radar in laboratory.This paper introduces the design of radar surface target simulator with high computation accuracy and large memory space.The simulator is based on DDWS.It uses Flash memory to store data.A XC2V500 FPGA is used as the central control unit and is used to realize high precision computation.After compressing the signal with Hamming window,the PSLR can be more than 35 dB.
Keywords:radar echo  surface target simulator  DDWS  Flash memory  FPGA  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号