首页 | 本学科首页   官方微博 | 高级检索  
     

运用级间并联电感的级联CMOS低噪声放大器的优化设计
引用本文:李霖,楼东武. 运用级间并联电感的级联CMOS低噪声放大器的优化设计[J]. 电路与系统学报, 2007, 12(5): 88-91
作者姓名:李霖  楼东武
作者单位:浙江大学,信息与电子工程学系,浙江,杭州,310027
摘    要:本文介绍了一种运用级间并联电感优化CMOS低噪声放大器的设计方法。传统的级联低噪声放大器可以从两级级联放大器的角度出发,视为共源级和共栅级的级联,由于共栅极的极好的隔离性,两级放大器可以分别设计。理论分析表明:在共源极和共栅极间引入级间匹配网络,即并联一个电感加强两极间的耦合,可以有效的改善低噪放的功率增益和噪声性能。文章最后用一个工作于5GHz的低噪放的设计实例,验证了理论分析的正确性。

关 键 词:低噪放 级联 级间电感 功率增益 噪声
文章编号:1007-0249(2007)05-0088-04
修稿时间:2004-06-30

Optimize cascade CMOS low noise amplifier using inter-stage inductor
LI Lin,LOU Dong-wu. Optimize cascade CMOS low noise amplifier using inter-stage inductor[J]. Journal of Circuits and Systems, 2007, 12(5): 88-91
Authors:LI Lin  LOU Dong-wu
Abstract:
Keywords:low noise amplifier   cascade   inter-stage inductor   noise figure gain
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号