首页 | 本学科首页   官方微博 | 高级检索  
     

DSP内嵌PLL中的CMOS压控环形振荡器设计
引用本文:贺磊,于宗光,张永夫. DSP内嵌PLL中的CMOS压控环形振荡器设计[J]. 微计算机信息, 2009, 25(14)
作者姓名:贺磊  于宗光  张永夫
作者单位:贺磊,HE Lei(江南大学信息工程学院,江苏无锡,214122);于宗光,YU Zong-guang(214122,江苏无锡,江南大学信息工程学院;214035,江苏无锡,中国电子科技集团公司,第五十八研究所);张永夫,ZHANG Yong-fu(浙江华越芯装电子股份有限公司,浙江绍兴,312016)  
基金项目:江苏省自然科学基金委 
摘    要:介绍了一种用于DSP内嵌锁相环的低功耗、高线性CMOS压控环形振荡器.电路采用四级延迟单元来获得相位相差90.的正交输出时钟,每级采用调节电流源大小,改变电容放电速度的方式.基于SMIC 0.35μm CMOS工艺模型的仿真结果表明,电路可实现2MHz至90MHz的频率调节范围,在中心频率附近具有很高的调节线性度,且总功耗仅为3.5mW.

关 键 词:压控振荡器  锁相环  调节线性度

Design of CMOS Ring VCO of PLL Embed in DSP
HE Lei,YU Zong-guang,ZHANG Yong-fu. Design of CMOS Ring VCO of PLL Embed in DSP[J]. Control & Automation, 2009, 25(14)
Authors:HE Lei  YU Zong-guang  ZHANG Yong-fu
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号