首页 | 本学科首页   官方微博 | 高级检索  
     

基于 FPGA的G PS同步时钟系统设计
引用本文:郑恭明,沈媛媛.基于 FPGA的G PS同步时钟系统设计[J].桂林工学院学报,2015(1).
作者姓名:郑恭明  沈媛媛
作者单位:长江大学 电子信息学院,湖北 荆州,434023
基金项目:中国石油科技创新基金项目(2011D-5006-0302);湖北省教育厅科学研究项目
摘    要:结合恒温晶振时钟无随机误差和GPS秒信号无累计误差的特点,采用GPS测量监控技术,对高精度晶体振荡器的输出频率进行精密测量和校正后作为系统时钟,通过相位同步算法使FPGA的输出PPS信号与GPS的PPS信号同步。系统中使用Nios II+Verilog HDL设计了高分辨率的时间测量和快速校准时钟同步单元,缩短了频率校准和同步时间。实验结果表明:系统同步精度较高、结构简单,并成功地应用于电磁勘探数据采集系统中。

关 键 词:GPS  时钟同步  恒温晶振  FPGA

Design of GPS synchronized clock system based on FPGA
ZHENG Gong-ming,SHEN Yuan-yuan.Design of GPS synchronized clock system based on FPGA[J].Journal of Guilin University of Technology,2015(1).
Authors:ZHENG Gong-ming  SHEN Yuan-yuan
Abstract:
Keywords:GPS  synchronized clock  OCXO  FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号