785 MOS主存模块的设计 |
| |
引用本文: | 谢伦国.785 MOS主存模块的设计[J].计算机工程与科学,1981(3). |
| |
作者姓名: | 谢伦国 |
| |
摘 要: | <正> 一、引言在大型计算机及巨型计算机系统中,随着运算速度的日趋提高,对主存贮器的要求越来越高,不但要求容量大,而且要求速度快。785计算机主存容量达200万字,数据传送速率达40M 字/秒。为了达到上述目的,主存系统通常采用多存贮体、多模重迭操作、多总线访问、多字读出等技术。一般说来,多存贮体只能扩充存贮器的容量,只有在存贮体的基础上配上控制电路形成独立的存贮器(即存贮模块)时.才有可能采用多模
|
本文献已被 CNKI 等数据库收录! |
|