首页 | 本学科首页   官方微博 | 高级检索  
     

祖冲之算法硬件实现与研究
引用本文:周,威,王,博,潘伟涛.祖冲之算法硬件实现与研究[J].国外电子测量技术,2015,34(7):66-71.
作者姓名:        潘伟涛
作者单位:西安电子科技大学 西安 710071
摘    要:祖冲之(ZUC)算法是我国自主研制,纳入新一代宽带无线移动通信系统的国际加密标准,考虑现阶段祖冲之流密码算法的实现多为软件,效率和速度还有待提高。为适应大数据时代对高速数据实时加密的需求以及进一步推广 ZUC 算法的使用,结合 ZUC 算法特性,利用硬件描述语言 VHDL 对其进行高效的 FPGA 硬件设计,并使用 Xilinx 公司 ISE 软件进行综合仿真验证设计正确性,最后将模块封装成 IP 软核。结合 Xilinx 公司的 ARM 与 FPGA 联合平台设计相应的接口软件进行实际测试,性能分析和资源评估,为 ZUC 算法提供了一种高效硬件设计参考。最后给出 ZUC 模块在实际加密视频数据的应用,与纯软件实现相同功能相比,系统性能提升了3倍以上,可以满足实时视频数据的加密。

关 键 词:祖冲之(ZUC)算法  VHDL  FPGA

ZUC hardware implementation research
Zhou Wei,Wang Bo,Pan Weitao.ZUC hardware implementation research[J].Foreign Electronic Measurement Technology,2015,34(7):66-71.
Authors:Zhou Wei  Wang Bo  Pan Weitao
Affiliation:Xidian University
Abstract:
Keywords:ZUC atgorithm  VHDL  FPGA
点击此处可从《国外电子测量技术》浏览原始摘要信息
点击此处可从《国外电子测量技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号