首页 | 本学科首页   官方微博 | 高级检索  
     

高电源抑制比的CMOS带隙基准电压源
引用本文:吴志明,黄颖,吕坚,王靓,李素.高电源抑制比的CMOS带隙基准电压源[J].电子科技大学学报(自然科学版),2008,37(3):453-456.
作者姓名:吴志明  黄颖  吕坚  王靓  李素
作者单位:电子科技大学光电信息学院,成都,610054;电子科技大学光电信息学院,成都,610054;电子科技大学光电信息学院,成都,610054;电子科技大学光电信息学院,成都,610054;电子科技大学光电信息学院,成都,610054
摘    要:介绍了一种采用0.5 μm CMOS N阱工艺制作的带隙基准电压源电路,该电路具有高电源抑制比和较低的温度系数。通过将电源电压加到运算放大器上,运算放大器的输出电压为整个核心电路提供偏置电压,整个核心电路的偏置电压独立于电源电压,使得整个带隙基准电路具有非常高的电源抑制比。基于SPECTRE的仿真结果表明,其电源抑制比可达116 dB,在-40℃~85℃温度范围内温度系数为46 ppm/℃,功耗仅为1.45 mW,可以广泛应用于模/数转换器、数/模转换器、偏置电路等集成电路模块中。

关 键 词:带隙基准电压源  互补型金属氧化物半导体  电源抑制比  温度系数
收稿时间:2006-09-11
修稿时间:2006年9月11日

High PSRR COMS Bandgap Voltage Reference
WU Zhi-ming,HUANG Ying,LU Jian,WANG Liang,LI Su.High PSRR COMS Bandgap Voltage Reference[J].Journal of University of Electronic Science and Technology of China,2008,37(3):453-456.
Authors:WU Zhi-ming  HUANG Ying  LU Jian  WANG Liang  LI Su
Affiliation:1.School of Optoelectronic Information,University of Electronic Science and Technology of China Chengdu 610054
Abstract:A bandgap voltage reference circuit using 0.5 μm complementary metal oxide semiconductor transistor (CMOS) N-well process is presented in the paper. The circuit has high power supply rejection ratio (PSRR) and low-temperature coefficient. The bias voltages of core circuit is independent to the power supply voltage, and the whole bandgap circuit has high PSRR through adding the power supply to the operational amplifier of which the output voltage is supplied for the core circuit. The simulation results for this circuit using SPECTRE show that the PSRR is 116 dB, the temperature coefficient from -40℃ to 85℃ temperature range is 46 ppm/℃ and the power consumption is only 1.45 mW. The bandgap discussed in this paper can be widely used in ADC, DAC, reference circuit and so on.
Keywords:
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《电子科技大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《电子科技大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号