一种支持多个FIQ的向量中断控制器设计 |
| |
作者单位: | ;1.武汉科技大学信息科学与工程学院;2.中国电子科技集团公司第三十二研究所 |
| |
摘 要: | 为降低多个中断源被分配为快速中断请求(FIQ)时的时间开销,设计一种用于FIQ中断源识别和优先级仲裁的向量中断控制器。采用Verilog语言完成硬件描述,通过Modelsim仿真和FPGA验证,实现基于SMIC0.13μm CMOS工艺的综合布局布线工作。仿真和验证结果表明,该向量中断控制器的面积为0.107 mm~2,平均功耗为3.56 mW,工作频率为80 MHz,可满足移动通信宽带射频片上系统芯片的实时性需求。
|
关 键 词: | 向量中断控制器 快速中断请求 中断优先级 片上系统 先进高性能总线 |
A Design of Vectored Interrupt Controller Supporting Multiple FIQ |
| |
Abstract: | |
| |
Keywords: | |
|
|