首页 | 本学科首页   官方微博 | 高级检索  
     

OFDM系统中傅里叶变换的硬件实现方法
引用本文:汤晓峰,戎蒙恬,邓波,林巍.OFDM系统中傅里叶变换的硬件实现方法[J].计算机工程与应用,2005,41(25):106-108,111.
作者姓名:汤晓峰  戎蒙恬  邓波  林巍
作者单位:上海交通大学芯片与系统设计中心,上海,200030;上海交通大学芯片与系统设计中心,上海,200030;上海交通大学芯片与系统设计中心,上海,200030;上海交通大学芯片与系统设计中心,上海,200030
基金项目:上海市科委科技发展基金项目资助(编号:037062022);上海富瀚微电子有限公司资金支持
摘    要:在宽带OFDM系统中,FFT处理器是一个重要组成部分。文章介绍了一种适合OFDM系统的高效FFT处理器的VLSI设计方法,针对高效的特点采用了改进的Radix-4DIT算法,乒乓RAM的设计思想,以及流水线结构。根据Radix-4算法的特点,在基4运算单元CU(Computing Unit)设计,存取地址混序,每级迭代控制,数据对齐等方面也有一些特点。文章针对256点,36bit位长,浮点复数进行FFT运算。目前,此FFT处理器已经通过了FPGA验证,处理能力为100MSPS。

关 键 词:OFDM  FFT  Radix-4  流水线
文章编号:1002-8331-(2005)25-0106-03
收稿时间:2005-06
修稿时间:2005-06

A VLSI Design of High-Efficient FFT Processor for OFDM System
Tang Xiaofeng,Rong Mengtian,Deng Bo,Lin Wei.A VLSI Design of High-Efficient FFT Processor for OFDM System[J].Computer Engineering and Applications,2005,41(25):106-108,111.
Authors:Tang Xiaofeng  Rong Mengtian  Deng Bo  Lin Wei
Abstract:The FFT processor is an important part of the width-band OFDM system.In this article,a design of a highefficient FFT processor in VLSI is presented,this processor is based on modified Radix-4 algorithm,ping-pong RAM design and super pipelining architecture.According to the feature of Radix-4 algorithm,special techniques such as computing unit design ,iteration control ,synchronization of data are introduced.The processor is designed for 256 sample, 36bit,float,complex FFT computing.This processor has been implemented in FPGA so for,the performance has reached 100MSPS.
Keywords:OFDM  FFT  Radix-4 algorithm  pipelining
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号