首页 | 本学科首页   官方微博 | 高级检索  
     

基于3GPP标准的Turbo码译码器设计与实现
引用本文:刘晓明,解志强,彭芳芳. 基于3GPP标准的Turbo码译码器设计与实现[J]. 计算机技术与发展, 2010, 20(11)
作者姓名:刘晓明  解志强  彭芳芳
基金项目:国家发改委CNGI示范工程项目
摘    要:文中针对3GPP 标准的Turbo码的性能进行仿真分析,基于课题的要求,根据性能和FPGA硬件实现复杂度提出了一种新颖的译码器方案.本方案采用在分量译码器计算前向递推的数据时,只对前向递推量进行存储,在后续过程中将同时计算出的分支度量和后向递推量结合已经存储的前向递推量直接更新信息比特的似然信息和外信息,节省了硬件存储器资源,提高了译码吞吐量,根据硬件系统时钟可推算出大致的译码吞吐量,达到课题要求.本方案的思想同样可推广应用于其他标准的Turbo码译码器.

关 键 词:Turbo码  3GPP  FPGA  译码器

Design and Implementation of Turbo Decoder Based on 3GPP
LIU Xiao-ming,XIE Zhi-qiang,PENG Fang-fang. Design and Implementation of Turbo Decoder Based on 3GPP[J]. Computer Technology and Development, 2010, 20(11)
Authors:LIU Xiao-ming  XIE Zhi-qiang  PENG Fang-fang
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号