首页 | 本学科首页   官方微博 | 高级检索  
     

基于现场可编程门阵列的时数转换器原理与实现方法
引用本文:许洪光,林茂六. 基于现场可编程门阵列的时数转换器原理与实现方法[J]. 测控技术, 2003, 22(9): 58-60,63
作者姓名:许洪光  林茂六
作者单位:哈尔滨工业大学,通信与电子工程系,黑龙江,哈尔滨,150001
摘    要:介绍一种基于现场可编程门阵列(FPGA)的时数转换器(TDC)的原理及设计方法。通过工作在差分模式下的二条抽头式延迟线,该时数转换器的分辨率能够达到200ps,可以完成亚纳秒量级时间间隔的测量。时数转换器主要用于极短时间间隔的测量。目前时数转换器广泛应用于航空航天、通信、信号处理等领域。

关 键 词:时数转换器 抽头式延迟线 内插 FPGA芯片
文章编号:1000-8829(2003)09-0058-03

Field Programmable Gate Array Based Time to Digital Converter
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号