首页 | 本学科首页   官方微博 | 高级检索  
     

由C++到Verilog实现数字逻辑设计的方法
引用本文:孟祥鹤,吕楠,韩路,吴春瑜,王绩伟,梁洁.由C++到Verilog实现数字逻辑设计的方法[J].半导体技术,2011,36(3):223-228,241.
作者姓名:孟祥鹤  吕楠  韩路  吴春瑜  王绩伟  梁洁
作者单位:辽宁大学物理学院,沈阳,110036;北京美新华微电子技术有限公司,北京,100044;北京美新华微电子技术有限公司,北京,100044;辽宁大学物理学院,沈阳,110036
摘    要:通过介绍C++语言配合VerilogHDL来进行数字逻辑设计的模式,提出了一种由C++到Verilog来实现逻辑设计的崭新方法此方法从系统设计(虚拟机)入手,用C++来搭建所需要的系统模型,再由Verilog与C++的一致性转化,将软件设计精确地转化到硬件级上,使得逻辑设计向上可进行软硬件的联合仿真,向下能够实现物理级延伸通过该方法可有效地避免SOC设计中从系统到物理实现在转化过程中产生的逻辑不一致在简叙C++的语言特性后,将Verilog与C++进行了对比分析,给出了两种语言之间进行转化设计的实现方式结合数字信号处理器的设计,对此方法进行了设计应用,最终通过比对C++与Verilog两者的仿真数据文件,对两种层次系统描述进行了测试验证

关 键 词:C++语言  Verilog硬件描述语言  系统模型  数字信号处理  设计与验证

Design Method for Digital Logic Circuits from C++ to Verilog
Meng Xianghe,Lü Nan,Han Lu,Wu Chunyu,Wang Jiwei,Liang Jie.Design Method for Digital Logic Circuits from C++ to Verilog[J].Semiconductor Technology,2011,36(3):223-228,241.
Authors:Meng Xianghe  Lü Nan  Han Lu  Wu Chunyu  Wang Jiwei  Liang Jie
Affiliation:Meng Xianghe1,2,Lü Nan2,Han Lu2,Wu Chunyu1,Wang Jiwei1,Liang Jie2( 1. Department of Physics,Liaoning University,Shenyang 110036,China,2. Beijing MXH Device,Ltd.,Beijing 100044,China)
Abstract:A mode for designing the digital logic circuit through C ++ language matching withVerilog HDL was introduced. Base on this,a brand-new method of designing logic circuit from C ++ toVerilog was presented. This method starts from the system design ( virtual machine) and used C ++ tobuild the required system model. Then,the software design is accurately translated into a hardware levelby Verilog and C ++ consistency. So the logical design upwards can undertake joint simulation by software and hardware,and down...
Keywords:C    language  Verilog HDL  system model  DSP  design and verify  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号