首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速流水线浮点乘法器设计
引用本文:张海南,龚仁喜,刘丰,江波.基于FPGA的高速流水线浮点乘法器设计[J].微计算机信息,2009,25(5).
作者姓名:张海南  龚仁喜  刘丰  江波
作者单位:广西大学,广西,南宁,530004  
摘    要:设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器.该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Catry Look-ahead加法器求得乘积.时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中.

关 键 词:布思算法  部分积压缩  流水线  浮点乘法器

The Design of High Speed Pipeline Floating Point Multiplier Based on FPGA
ZHANG Hai-nan,GONG Ren-xi,LIU Feng,JIANG Bo.The Design of High Speed Pipeline Floating Point Multiplier Based on FPGA[J].Control & Automation,2009,25(5).
Authors:ZHANG Hai-nan  GONG Ren-xi  LIU Feng  JIANG Bo
Abstract:
Keywords:FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号