首页 | 本学科首页   官方微博 | 高级检索  
     

一种支持无符号数的流水线乘法器
引用本文:葛亮,唐志敏. 一种支持无符号数的流水线乘法器[J]. 微电子学与计算机, 2002, 19(10): 17-19
作者姓名:葛亮  唐志敏
作者单位:中国科学院计算技术研究所,北京,100080
基金项目:国家自然科学基金(69896250-1,69973046),国家863计划项目(2001AA111100),中国科学院重大项目
摘    要:文章介绍了一种32×32位的乘法器设计方案。该乘法器采用了改进的Booth算法,增加对无符号数乘法的支持,简化了部分积的符号扩展,使电路结构简洁清晰;使用(4,2)计数器实现Wallace树提高了部分积的归约性能;应用了流水线技术并且具有完整的控制接口。该设计综合考虑了一个高性能通用CPU对定点乘法的要求,作为某CPU定点部件的一部分,在FPGA和ASIC上得到验证。

关 键 词:乘法器 Booth算法 Wallace树 流水线 无符号数乘法
修稿时间:2002-05-08

A Pipeline Multiplier Design
GE Liang,TANG Zhi min. A Pipeline Multiplier Design[J]. Microelectronics & Computer, 2002, 19(10): 17-19
Authors:GE Liang  TANG Zhi min
Abstract:This paper describes a 32-bit fix point multiplier. It uses modified Booth algorithm,Wallace tree,4-2 compressor and pipeline technology. As a part of the CPU,this design implemented by FPGA and ASIC.
Keywords:Multiplier  Booth Algorithm  Wallace Tree  Pipeline
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号