首页 | 本学科首页   官方微博 | 高级检索  
     

Steger算法的FPGA递归逻辑结构设计与实现
引用本文:张远,张广军,江洁. Steger算法的FPGA递归逻辑结构设计与实现[J]. 传感器与微系统, 2008, 27(9)
作者姓名:张远  张广军  江洁
作者单位:北京航空航天大学,仪器科学与光电工程学院,精密光机电一体化技术教育部重点实验室,北京,100083
摘    要:提出了一种以Steger算法为基础,基于现场可编程逻辑门阵列(FPGA)的递归流水逻辑结构,采用递归逻辑结构避免大规模高斯模板卷积带来的运算复杂度,同时,逻辑结构不受不同高斯参数选择的影响,增强了实用性,利用FPGA并行性完成多路运算,实现光条纹中心点提取.该逻辑结构更适用于连续图像数据的实时处理.

关 键 词:现场可编程逻辑门阵列  光条纹中心  递归

Design and implementation of FPGA recursive architecture based on Steger algorithm
ZHANG Yuan,ZHANG Guang-jun,JIANG Jie. Design and implementation of FPGA recursive architecture based on Steger algorithm[J]. Transducer and Microsystem Technology, 2008, 27(9)
Authors:ZHANG Yuan  ZHANG Guang-jun  JIANG Jie
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号