SHA-2(256,384,512)系列算法的硬件实现 |
| |
引用本文: | 刘政林,董馨,李东方. SHA-2(256,384,512)系列算法的硬件实现[J]. 微电子学与计算机, 2012, 29(12) |
| |
作者姓名: | 刘政林 董馨 李东方 |
| |
作者单位: | 华中科技大学电子科学与技术系,湖北武汉,430074 |
| |
基金项目: | 国家自然科学基金项目,新世纪优秀人才支持计划项目 |
| |
摘 要: | 在同一系统中存在着对安全性要求不同的应用,可能需要对SHA--256、SHA-384、SHA一512算法进行选择,目前大部分研究只是对这几种算法单独地进行了硬件实现.本文提出了一种SHA--2(256,384,512)系列算法的VLSI结构,基于这种结构,根据不同的要求,每一种SHA-2算法都可以单独灵活地执行.本文还对该系列算法和各个独立sHA-2算法的FPGA实现进行了比较,结果表明,在面积较SHA-256实现增加40%,而与SHA-384/512基本相同的情况下,频率可达到74MHz.
|
关 键 词: | 哈希函数 安全性 密码学 SHA-2(256 384 512) 硬件实现 |
On the Hardware Implementations of the SHA-2(256,384,512) Hash Function |
| |
Abstract: | |
| |
Keywords: | Hash functions security cryptography SHA-2(256,384,512) hardware implementation |
本文献已被 万方数据 等数据库收录! |
|