首页 | 本学科首页   官方微博 | 高级检索  
     

基于DSP Builder的DDS设计及其FPGA实现
引用本文:王杰,马玲,刘苇娜,王子旭. 基于DSP Builder的DDS设计及其FPGA实现[J]. 现代电子技术, 2006, 29(14): 11-13
作者姓名:王杰  马玲  刘苇娜  王子旭
作者单位:湖北大学,湖北,武汉,430062
摘    要:直接数字合成器(DDS)具有较高的频率分辨率,可以实现频率快速切换,并且在频率改变时能保持相位的连续,很容易实现频率、相位和幅度的数字调制。从DDS的原理出发,介绍了一种基于DSP Builder查找表结构的DDS设计,并通过QuartusⅡ完成对FPGA器件的配置下载过程。可编程逻辑器件具有器件规模大、工作速度快及可编程的硬件特点,非常适合用来实现DDS。

关 键 词:直接数字合成器  现场可编程门阵列  DSP Builder  QuartusⅡ
文章编号:1004-373X(2006)14-011-02
修稿时间:2006-02-08

Design of DDS Based on DSP Builder and Its Implementation with FPGA
WANG Jie,MA Ling,LIU Weina,WANG Zixu. Design of DDS Based on DSP Builder and Its Implementation with FPGA[J]. Modern Electronic Technique, 2006, 29(14): 11-13
Authors:WANG Jie  MA Ling  LIU Weina  WANG Zixu
Abstract:
Keywords:DSP Builder
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号