首页 | 本学科首页   官方微博 | 高级检索  
     

高性能CMOS采样保持电路的设计
引用本文:张奉江,张红,张正皤.高性能CMOS采样保持电路的设计[J].电子元器件应用,2007,9(8):41-44.
作者姓名:张奉江  张红  张正皤
作者单位:[1]重庆邮电大学,重庆400065 [2]模拟集成电路国家重点实验室,重庆400060 [3]中国电子科技集团公司第二十四研究所,重庆400060
摘    要:给出了一种适合于高速模数转换器(ADCs)的高性能采样/保持电路的设计方法,该电路采用全差分结构、底板采样和高性能增益自举运算放大器来抑制电荷注入误差和时钟馈通误差,从而极大的减小了非线性误差,保证了较高的精度.

关 键 词:采样/保持电路  AD转换器  增益自举  运算放大器
修稿时间:2007-03-20
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号