首页 | 本学科首页   官方微博 | 高级检索  
     

基于IP核FIR滤波器的设计与FPGA实现
作者单位:;1.南京北方信息控制集团有限公司产品研发中心
摘    要:介绍了一种基于Altera公司IP核进行FIR数字滤波器的参数设计及在FPGA中的快速实现方法。为了达到FIR滤波器的性能要求,介绍了Matlab和IP核中信道冲激响应的阶数和时域系数的设计方法。编程实现了时域卷积运算,并给出了冲激响应和输入数据比特量化的方法和结果。为验证FIR滤波器设计的正确性,分别给出了Matlab和Model Sim中FIR低通滤波器的仿真输入波形和滤波输出波形。仿真结果表明,设计的滤波器通带信号完整,阻带滤波性能良好,该方法具有较好地适用性。

关 键 词:FIR  IP核  FPGA  时域卷积  波形验证

Design and FPGA Implementation of FIR Filter Based on IP Core
Abstract:
Keywords:
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号