首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于片同步技术的高速接口电路设计方法
引用本文:孙建涛,马小兵,陈兵,华斌,张平. 一种基于片同步技术的高速接口电路设计方法[J]. 测试技术学报, 2008, 22(5)
作者姓名:孙建涛  马小兵  陈兵  华斌  张平
作者单位:中国科学院电子学研究所,北京,100080;中国科学院研究生院,北京,100039;中国科学院电子学研究所,北京,100080
摘    要:针对某合成孔径雷达系统的数据采集与形成模块,提出了一种基于现场可编程门阵列(FPGA)片同步(ChipSync)技术的高速数字接口电路设计方案.具体阐述了高速接口电路的结构框图、片同步技术的优点、高速接口电路时钟网络的分配和接El电路的详细设计方案.分析了时序余量以及数据同步,给出了系统调试方案以及实验结果.实验表明,当模/数变换器(ADC)的数据输出速率在50~600 MHz范围之内时,ADC输出的数据能够可靠地锁存到FPGA内部.这种方案成功应用到某合成孔径雷达2 400 MHz采样率的数据采集与形成模块中.

关 键 词:合成孔径雷达  数据采集与形成  高速接口电路  现场可编程门阵列  片同步技术

Design of High-Speed Interface Circuits With ChipSync Technology
SUN Jiantao,MA Xiaobing,CHEN Bing,HUA Bin,ZHANG Ping. Design of High-Speed Interface Circuits With ChipSync Technology[J]. Journal of Test and Measurement Techol, 2008, 22(5)
Authors:SUN Jiantao  MA Xiaobing  CHEN Bing  HUA Bin  ZHANG Ping
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号