首页 | 本学科首页   官方微博 | 高级检索  
     

一种1.25 Gbps CMOS以太网串并/并串转换电路
引用本文:郭亚炜,张占鹏,章奕民,邱祖江,杨莲兴.一种1.25 Gbps CMOS以太网串并/并串转换电路[J].微电子学,2003,33(1):53-55,59.
作者姓名:郭亚炜  张占鹏  章奕民  邱祖江  杨莲兴
作者单位:1. 复旦大学,专用集成电路与系统国家重点实验室,上海,200433
2. Vaishali Semiconductor LLC,Campbell,CA,USA,95008
3. 上海敏勤电子技术有限公司,上海,200001
摘    要:用0.35μm CMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点1,2],其高速串行数据随机抖功只有同类电路的一半。另外,电路中还集成了锁相环环路滤波电容。

关 键 词:CMOS  以太网  串并/并串转换电路  锁相环  光纤通信
文章编号:1004-3365(2003)01-0053-03

A 1.25 Gbps CMOS Serializer/Deserializer for Ethernet
Abstract:
Keywords:Ethernet  Gigabit ethernet  Serializer/Deserializer (Serdes)  Pipeline  Optical fiber communication  1000 Base-X
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号