首页 | 本学科首页   官方微博 | 高级检索  
     

北斗/GPS双模授时的B码时统终端设计
引用本文:唐彬,徐庆芳,姚善化.北斗/GPS双模授时的B码时统终端设计[J].电测与仪表,2013,50(8).
作者姓名:唐彬  徐庆芳  姚善化
作者单位:安徽理工大学电气与信息工程学院,安徽淮南,232001
基金项目:安徽高校省级科学重点研究项目
摘    要:针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒级,从而达到同步授时的效果。

关 键 词:北斗/GPS双模授时  FPGA  IRIG-B码  时钟同步

Design of B Code Time Terminal System Based On Bei-dou/GPS Dual-Mode
TANG Bin,XU Qing-fang,YAO Shan-hua.Design of B Code Time Terminal System Based On Bei-dou/GPS Dual-Mode[J].Electrical Measurement & Instrumentation,2013,50(8).
Authors:TANG Bin  XU Qing-fang  YAO Shan-hua
Abstract:
Keywords:Bei-dou/GPS dual-mode  FPGA  IRIG-B code  synchronous time
本文献已被 万方数据 等数据库收录!
点击此处可从《电测与仪表》浏览原始摘要信息
点击此处可从《电测与仪表》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号