首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA动态重构技术在算术逻辑单元中的应用
引用本文:尚丽娜,徐新民. FPGA动态重构技术在算术逻辑单元中的应用[J]. 电子器件, 2007, 30(3): 1091-1094
作者姓名:尚丽娜  徐新民
作者单位:1. 浙江大学城市学院,杭州,310015
2. 浙江大学信息学院,杭州,310027
基金项目:浙大城市学院教师科研基金
摘    要:基于Virtex2-Pro ML310开发环境,使用基于模块(Module-based)的部分动态可重构方式,实现了动态重构技术在算术逻辑单元中的运用.实验数据结果表明使用普通方法需要下载的文件大小是使用部分动态重构方法的5.82倍,部分动态重构以较小容量的硬件资源,实现了较大的时序系统整体功能,减小了算术逻辑单元的面积,增加了电路的下载速度并且提高了硬件利用率.

关 键 词:FPGA  部分重构  动态重构  ALU  总线宏
文章编号:1005-9490(2007)03-1091-04
修稿时间:2006-06-15

The Dynamic Reconfiguration of FPGA Realizing in ALU
SHANG Li-na,XU Xin-min. The Dynamic Reconfiguration of FPGA Realizing in ALU[J]. Journal of Electron Devices, 2007, 30(3): 1091-1094
Authors:SHANG Li-na  XU Xin-min
Abstract:Based on the Virtex2-Pro ML310, it realized the dynamic reconfiguration of FPGA in ALU using Module-based partial reconfiguration. The experimental results show that the size of the file using normal method is 5. 82 times to the file using partial reconfiguration, and the partial reconfiguration can realize the whole function of biggish time sequence system by using less hardware resource; the area of the ALU is decreased; the download speed and the utilization ratio of the board are also greatly improved.
Keywords:FPGA  partial reconfiguration  dynamic reconfiguration  ALU(arithmetic and logic unit)  bus macro
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号