首页 | 本学科首页   官方微博 | 高级检索  
     

通用FPGA算法测试平台
引用本文:杨硕,张海滨,宋文涛.通用FPGA算法测试平台[J].微计算机信息,2006,22(20):219-221.
作者姓名:杨硕  张海滨  宋文涛
作者单位:200030,上海交通大学电子工程系
基金项目:国家高技术研究发展计划(863计划);国家高技术研究发展计划(863计划)
摘    要:基于FPGA实现的通信系统需要进行大规模的数据测试,为缩短FPGA的设计周期以及降低大数据量测试带来的复杂性,基于DSP处理器建立了一个通用FPGA测试平台。采用此平台可以对FPGA上不同功能的算法进行功能、可靠性的测试,解决了传统FPGA测试方法难以进行大数据量、长时间测试的问题。该平台易于扩展,可以直接应用于多种通信系统的硬件实现。

关 键 词:硬件测试平台  现场可编程门阵列(FPGA)  数字信号处理器(DSP)
文章编号:1008-0570(2006)07-2-0219-03
修稿时间:2005年11月22

A Universal FPGA Algorithm Testing Platform
Yang,Shuo,Zhang,Haibin,Song,Wentao.A Universal FPGA Algorithm Testing Platform[J].Control & Automation,2006,22(20):219-221.
Authors:Yang  Shuo  Zhang  Haibin  Song  Wentao
Abstract:Great capacity of data testing is indispensably needed in communication systems implemented with FPGA. In order to shorten the period of design and reduce the complexity introduced by data testing, a universal hardware platform is established based on DSP. The function and reliability testing of diversified algorithm which is unachievable in conventional methods can be carried out in this platform. Also, the platform can be applied to the hardware realization of multiple communication systems.
Keywords:Hardware  Testing Platform  FPGA  DSP
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号