首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的LVDS高速差分板间接口应用
引用本文:李云志,李立萍,杨恒.基于FPGA的LVDS高速差分板间接口应用[J].半导体技术,2008,33(12).
作者姓名:李云志  李立萍  杨恒
作者单位:电子科技大学,电子工程学院信息工程系,成都,610054;电子科技大学,电子工程学院信息工程系,成都,610054;电子科技大学,电子工程学院信息工程系,成都,610054
摘    要:随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈.针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率.

关 键 词:低电压差分信号  数字接收机  双倍数据率  现场可编程门阵列

Application of LVDS Difference Interface Based on FPGA
Li Yunzhi,Li Liping,Yang Heng.Application of LVDS Difference Interface Based on FPGA[J].Semiconductor Technology,2008,33(12).
Authors:Li Yunzhi  Li Liping  Yang Heng
Affiliation:Li Yunzhi,Li Liping,Yang Heng (School of Electronic Engineering,UESTC,Chengdu 610054,China)
Abstract:According to the development of ADC,FPGA and DSP device,the internal data require a stable and high-speed transportation between the ADC and the DSP system.The widely used CPCI and FDPD industrial bus could not fulfill the bandwidth requirement and be another bottleneck of ADC-DSP system development. To deal with this program,a transportation interface was put forward based on the LVDS difference port,and this interface was finally actualized on FPGA.The interface rate achieves 18.4 Gbit/s.
Keywords:low voltage differential signaling(LVDS)  digital receiver  double data rate(DDR)  FPGA  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号