首页 | 本学科首页   官方微博 | 高级检索  
     

基于多FPGA的NoC多核处理器验证平台设计
引用本文:黄晓林,潘红兵,易伟,杨虎,凌梦,黄辰,何书专,李丽.基于多FPGA的NoC多核处理器验证平台设计[J].计算机工程与设计,2012,33(1):180-185.
作者姓名:黄晓林  潘红兵  易伟  杨虎  凌梦  黄辰  何书专  李丽
作者单位:南京大学电子科学与工程学院微电子设计研究所,江苏南京,210093
基金项目:国家863高技术研究发展计划基金,国家自然科学基金,国家自然科学基金青年科学基金,江苏省科技厅科技支撑计划基金
摘    要:为了能够灵活地验证和实现自主设计的基于NoC的多核处理器,缩短NoC多核处理器的设计周期,提出了设计集成4片Virtex-6-550T FPGA的NoC多核处理器原型芯片设计/验证平台.分析和评估了NoC多核处理器的规模以及对FPGA硬件资源的需求,在此基础上给出了集成4片FPGA的开发板详细设计方案,并对各主要模块如互联架构、电源、板级时钟分布、接口技术、存储资源等关键设计要点进行阐述.描述了开发板各个主要模块的测试过程和结果,表明了该设计的可行性.

关 键 词:多PG  片上网络(NOC)  多核处理器  高吞吐率  并行计算

Design of multi-FPGA-based multi-core processor NoC verification platform
HUANG Xiao-lin , PAN Hong-bing , YI Wei , YANG Hu , LING Meng , HUANG Chen , HE Shu-zhuan , LI Li.Design of multi-FPGA-based multi-core processor NoC verification platform[J].Computer Engineering and Design,2012,33(1):180-185.
Authors:HUANG Xiao-lin  PAN Hong-bing  YI Wei  YANG Hu  LING Meng  HUANG Chen  HE Shu-zhuan  LI Li
Affiliation:(Institute of VLSI Design,School of Electronic Science and Engineering,Nanjing University,Nanjing 210093,China)
Abstract:
Keywords:multi-FPGA  network-on-chip(NoC)  multi-core processor  high throughput  parallel computation
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号