首页 | 本学科首页   官方微博 | 高级检索  
     

AAL5的高速硬件实现
引用本文:廖鹰,张栋,温建华,兰巨龙. AAL5的高速硬件实现[J]. 信息工程大学学报, 2004, 5(4): 39-41
作者姓名:廖鹰  张栋  温建华  兰巨龙
作者单位:1. 信息工程大学,理学院,河南,郑州,450001
2. 信息工程大学,信息工程学院,河南,郑州,450002
基金项目:国家863课题基金资助项目(2001AA121011)
摘    要:ATM适配层类型5(AAL5)增强了由ATM层提供的业务,用来支持相邻更高层所需的功能。本文研究了ATM对各种业务承载的实现,提出了AAL5适配处理电路的FPGA设计方案,给出了关键模块的实现方案。该方案能够实现ATM与多种网络的高速互通,且具有较强的通用性。

关 键 词:网络 IP ATM FPGA设计
文章编号:1671-0673(2004)04-0039-03
修稿时间:2004-02-24

High-Speed Realization of AAL5 by Hardware
LIAO Ying,ZHANG Dong,WEN Jian-hua,LAN Ju-long. High-Speed Realization of AAL5 by Hardware[J]. , 2004, 5(4): 39-41
Authors:LIAO Ying  ZHANG Dong  WEN Jian-hua  LAN Ju-long
Abstract:AAL5 enhance the operation provided by the ATM layer to support the function needed by the higher layer. In this paper, we focus on how to perform the operations over ATM, and propose a scenario to implement AAL5 Adaptive processing circuit by FPGA and provide a plan to implement the key modules. This plan can realize the connection between the ATM network and the IP network, and is a universal scenario to this problem.
Keywords:network  IP  ATM  FPGA design
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《信息工程大学学报》浏览原始摘要信息
点击此处可从《信息工程大学学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号