首页 | 本学科首页   官方微博 | 高级检索  
     

基于高速串行收发器的单芯片光网络单元设计
引用本文:陈潇逸,高明义,叶阳,邵卫东.基于高速串行收发器的单芯片光网络单元设计[J].光通信研究,2019(2):11-14.
作者姓名:陈潇逸  高明义  叶阳  邵卫东
作者单位:苏州大学 电子信息学院,江苏 苏州,215006;苏州大学 电子信息学院,江苏 苏州,215006;苏州大学 电子信息学院,江苏 苏州,215006;苏州大学 电子信息学院,江苏 苏州,215006
基金项目:北京邮电大学信息光子学与光通信国家重点实验室开放基金资助项目;苏州市前瞻性应用研究资助项目
摘    要:针对工业应用无源光网络开发周期长,灵活性差的缺陷,提出利用现场可编程门阵列内部集成的高速串行收发器代替外接物理层芯片的设计方案。改进分层设计模型和数据帧结构,突发同步字符长度可根据光线路终端收发器突发同步性能在线重配置。板级验证结果表明,系统能够在3.125 Gbit/s速率下完成数据帧接收和突发模式发送,具有兼容性高、复杂度低等诸多优势。

关 键 词:无源光网络  光网络单元  串行收发器  突发数据帧  现场可编程门阵列

Design of Single-Chip Optical Network Unit based on High Speed Serial Transceiver
CHEN Xiao-yi,GAO Ming-yi,YE Yang,SHAO Wei-dong.Design of Single-Chip Optical Network Unit based on High Speed Serial Transceiver[J].Study on Optical Communications,2019(2):11-14.
Authors:CHEN Xiao-yi  GAO Ming-yi  YE Yang  SHAO Wei-dong
Affiliation:(School of Electronic and Information,Soochow University,Suzhou 215006,China)
Abstract:CHEN Xiao-yi;GAO Ming-yi;YE Yang;SHAO Wei-dong(School of Electronic and Information,Soochow University,Suzhou 215006,China)
Keywords:PON  optical network unit  serial transceiver  burst data frame  FPGA
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号