基于FPGA的线阵型CCD驱动电路设计 |
| |
引用本文: | 程瑶,周娜.基于FPGA的线阵型CCD驱动电路设计[J].电子器件,2017,40(1). |
| |
作者姓名: | 程瑶 周娜 |
| |
作者单位: | 重庆理工大学 |
| |
基金项目: | 国家自然科学基金资助项目、重庆市教委科学技术研究资助项目 |
| |
摘 要: | CCD驱动电路的设计是实现CCD各种设计功能的关键性因素,只有对其驱动信号设计的严格把关,才会进一步保证CCD器件后续工作的开展。分析线阵CCD器件TCD1703C的驱动时序要求,采用QuartusⅡ软件,选用Verilog HDL语言设计了各路驱动时序信号。将程序设计下载到FPGA器件中,通过逻辑分析仪对输出信号进行了波形监测,验证了线阵CCD的驱动时序设计的可行性。将产生的驱动时序信号接入CCD器件,不同光照入射的条件下,CCD在驱动信号的驱动下,正常工作并输出了相应的视频信号。
|
关 键 词: | CCD 驱动电路 FPGA QuartusⅡ Verilog HDL |
Driving Circuit Designing of Linear Array CCD Based On FPGA |
| |
Abstract: | |
| |
Keywords: | |
|
| 点击此处可从《电子器件》浏览原始摘要信息 |
|
点击此处可从《电子器件》下载全文 |