一种通用雷达信号处理机的设计 |
| |
引用本文: | 王虹现 苏涛 冯大政. 一种通用雷达信号处理机的设计[J]. 雷达与对抗, 2003, 0(4): 13-17 |
| |
作者姓名: | 王虹现 苏涛 冯大政 |
| |
作者单位: | 西安电子科技大学雷达信号处理国家重点实验室,西安电子科技大学雷达信号处理国家重点实验室,西安电子科技大学雷达信号处理国家重点实验室 陕西西安710071,陕西西安710071,陕西西安710071 |
| |
摘 要: | 在基于VME总线或CPCI总线的雷达信号处理机中,板与板之间的数据传输速率受限于总线的速率。针对现有的雷达信号处理机板间的数据传输速率较低的问题,本文提出了一种新的设计方法,即采用DSP和FPGA相结合的设计方法,利用FPGA提供的高速串行收发通道进行板间的数据传输,使板间的数据传输速率获得大幅度的提升,同时也有效地改善了板内DSP间的数据传输问题。
|
关 键 词: | 雷达 信号处理机 DSP FPGA 数字信号处理器 模数转换 |
A Design of Universal Radar Signal Processor |
| |
Abstract: | |
| |
Keywords: | radar DSP FPGA A/D |
本文献已被 CNKI 维普 等数据库收录! |