首页 | 本学科首页   官方微博 | 高级检索  
     

一种LDPC码的构造及其编码器的FPGA实现
引用本文:万礼华,王博,李小侠.一种LDPC码的构造及其编码器的FPGA实现[J].中国数据通信,2008,10(5):44-49.
作者姓名:万礼华  王博  李小侠
作者单位:[1]重庆金美通信有限责任公司,重庆400030 [2]重庆大学,重庆400030
摘    要:本文研究了一种构造奇偶校验矩阵H的新方法,通过这种方法构造的H不含有短长度的圈。本文同时提出了一种相对高效的LDPC码的编码方法,这种基于循环移位矩阵的准循环LDPC码的设计方法既有较好的性能又有实际应用中可接受的编码复杂度。整个设计使用Verilog语言描述,并在Altera公司的Stratix器件上实现验证。

关 键 词:LDPC码  纠错  Verilog  编码器  FPGA

A Simple Design and FPGA Implementation of Low Density Parity-Check Code
Affiliation:Wan Lihua , Wang Bo, Li Xiaoxia ( 1. Chongqing Jin Mei Communication ltd.,Chongqing 400030, China;2. Chongqing University,Chongqing 400030, China)
Abstract:A new and simple code-design of LDPC with a minimum girth is designed in the letterpress. While a simple design based on code matrix shift of LDPC is appeared, which has better error correcting capabilities and less encode complex for FPGA implementation. All the design implemented and validated based on FPGA Stratix of Altera corporation with Verilog HDL.
Keywords:low density parity-check code  error correction  verilog  encoder  FPGA
本文献已被 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号