首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的16位CRC校验查表法设计
引用本文:季鹏辉.基于FPGA的16位CRC校验查表法设计[J].电子器件,2013,36(4).
作者姓名:季鹏辉
作者单位:山西省太原市中北大学
摘    要:针对串行通信过程中常用的CRC校验,在Xilinx ISE 10.1中采用IP核建立RAM,用以存入16位CRC校验余式表中的CRC校验码,采用VHDL语言完成了16位CRC校验查表法的设计。基于Xilinx公司ChipScope Pro Analyzer虚拟逻辑分析仪,对其进行在线逻辑分析,验证了设计的可行性,并在实际应用中得以实现,且表现出良好的稳定性和准确性。

关 键 词:串行通信,循环冗余校验,查表法,现场可编程门阵列,IP核

Design of Look-up Table with 16 bits CRC verification Base on FPGA
Abstract:
Keywords:
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号