首页 | 本学科首页   官方微博 | 高级检索  
     

提高FPGA-PWM计数器性能的位交换
引用本文:Stefaan Vanheesbeke. 提高FPGA-PWM计数器性能的位交换[J]. 电子设计技术, 2007, 14(12): 124-124
作者姓名:Stefaan Vanheesbeke
摘    要:当你需要一些模拟输出,并且系统中有一片FPGA时,你可能选择采用一个PWM模块和一个简单的低通滤波器,如图1所示.FPGA的输出通常是一种固定频率、可变占空比的波形,由一个计数器和一个数字比较器生成(表1).

关 键 词:计数器  性能  模拟输出  FPGA  低通滤波器  PWM模块  数字比较器  固定频率

Swapping Bits Improves Performance of FPGA-PWM Counter
Stefaan Vanheesbeke. Swapping Bits Improves Performance of FPGA-PWM Counter[J]. EDN China, 2007, 14(12): 124-124
Authors:Stefaan Vanheesbeke
Affiliation:Ledegem, Belgium
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号