首页 | 本学科首页   官方微博 | 高级检索  
     

一种全差分双通道采样保持的流水线操作AD变换器
引用本文:王涛,朱臻,易婷,何捷,洪志良.一种全差分双通道采样保持的流水线操作AD变换器[J].固体电子学研究与进展,2002,22(1):53-56.
作者姓名:王涛  朱臻  易婷  何捷  洪志良
作者单位:复旦大学电子工程系,上海,200433
基金项目:国家自然科学基金项目 699760 0 9号的支持
摘    要:介绍了一种基于双通道采样保持电路的流水线操作 AD变换器。设计结合了并行流水线转换电路的思想 ,从而能够有效提高转换速率 ,但是较之并行流水线结构 ,使用的运放较少 ,功耗低 ,而且可以避免并行结构可能存在的匹配问题。这个电路采用 0 .3 5 μm CMOS工艺实现 ,在 Cadence Spectre S环境下通过仿真验证 ,转换速率 40 MS/s时 ,能达到 1 0位精度

关 键 词:流水线操作模数变换器  采样/保持  双通道采样保持
文章编号:1000-3819(2002)01-053-04
修稿时间:2000年6月5日

A Pipelined AD Converter Based on Fully Differentiating Dual-tunnel Sampling/Holding Circuit
WANG Tao,ZHU Zhen,YI Ting,HE Jie,HONG Zhiliang.A Pipelined AD Converter Based on Fully Differentiating Dual-tunnel Sampling/Holding Circuit[J].Research & Progress of Solid State Electronics,2002,22(1):53-56.
Authors:WANG Tao  ZHU Zhen  YI Ting  HE Jie  HONG Zhiliang
Abstract:A pipelined AD converter based on dual tunnel sampling/holding circuit is presented.It works in a way like that of parallel pipelined AD converter so that the conversion rate can be improved efficiently.The introduction of dual tunnel sampling/holding circuit reduces the number of amplifiers and the power dissipation.At the same time,matching issues in parallel AD converters are avoided.The design is simulated using Cadence SpectreS with the result of 10 bit accuracy under 40 MS/s conversion rate in 0.35 μm CMOS technology.
Keywords:pipelined AD converter  sampling/holding  dual  tunnel sampling/holding
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号