首页 | 本学科首页   官方微博 | 高级检索  
     

32位RISC微处理器"龙腾R2"浮点流水线的设计和实现
引用本文:李大鹏,张盛兵,罗旻. 32位RISC微处理器"龙腾R2"浮点流水线的设计和实现[J]. 微电子学与计算机, 2006, 23(1): 188-191
作者姓名:李大鹏  张盛兵  罗旻
作者单位:西北工业大学航空微电子中心,陕西,西安,710072
摘    要:文章介绍了32位RISC微处理器“龙腾R2”浮点处理单元的体系结构和设计,重点讨论了乱序执行、乱序、结束的高性能浮点流水线设计。为了实现流水线中的精确中断响应,本文采用了一种基于操作数指数和操作类型的浮点异常预测的方法.根据预测结果决定流水线的发射策略。基于0.18μm标准单元综合的结果表明:采用该方法实现的浮点处理流水线.与顺序控制和基于Tomasub算法实现的浮点处理单元相比,整个FPU在付出较少硬件面积的情况下得到了理想的效果.满足功能和时序要求。

关 键 词:浮点单元  异常预测  乱序执行
文章编号:1000-7180(2006)01-188-04
收稿时间:2005-05-12
修稿时间:2005-05-12

Design and Implementation of the Floating-Point Pipelining in 32-bit RISC Microprocessor "LongTeng R2"
LI Da-peng,ZHANG Sheng-bing,LUO Min. Design and Implementation of the Floating-Point Pipelining in 32-bit RISC Microprocessor "LongTeng R2"[J]. Microelectronics & Computer, 2006, 23(1): 188-191
Authors:LI Da-peng  ZHANG Sheng-bing  LUO Min
Abstract:
Keywords:RISC
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号