首页 | 本学科首页   官方微博 | 高级检索  
     

433 MHz ASK接收机中低噪声锁相环的设计
引用本文:许帅,何伟,张润曦,马聪,赖宗声. 433 MHz ASK接收机中低噪声锁相环的设计[J]. 微电子学, 2010, 40(6)
作者姓名:许帅  何伟  张润曦  马聪  赖宗声
基金项目:国家科技重大专项基金资助项目
摘    要:采用0.18 μm CMOS RF工艺,实现了一款用于433 MHz ASK接收机的低噪声锁相环.系统采用优化的电源组合和合理的版图布局避免模块间的噪声干扰;VCO模块运用LC滤波器、LDO调压器,结合开关电容阵列调谐技术,提高相位噪声性能;针对鉴频鉴相器和电荷泵的非线性问题进行详细讨论和优化,提高了线性度.测试结果表明,电源电压为3.3 V时,偏置电流为7 mA,中心频率为433 MHz,在频偏100 kHz和1 MHz处,相位噪声分别为-96.47 dBc/Hz和-126.96 dBc/Hz.

关 键 词:CMOS  接收机  锁相环  相位噪声

Design of Low Phase Noise PLL for 433 MHz ASK Receiver
XU Shuai,HE Wei,ZHANG Runxi,MA Cong,LAI Zongsheng. Design of Low Phase Noise PLL for 433 MHz ASK Receiver[J]. Microelectronics, 2010, 40(6)
Authors:XU Shuai  HE Wei  ZHANG Runxi  MA Cong  LAI Zongsheng
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号