首页 | 本学科首页   官方微博 | 高级检索  
     

LIN总线控制器的FPGA设计
引用本文:肖木,王丽芳,唐晓泉.LIN总线控制器的FPGA设计[J].微计算机信息,2007,23(23):196-198.
作者姓名:肖木  王丽芳  唐晓泉
作者单位:中国科学院电工研究所,北京,100080
基金项目:国家高技术研究发展计划(863计划)
摘    要:LIN(Local Interconnect Network)总线是一种新型低成本汽车车身网络低端通讯总线。本文针对LIN总线协议的特点,设计了基于ALTERA芯片EP1K50TC144-3的LIN总线控制器。该总线控制器能够实现LIN总线发送与接收,并具有LIN总线自动唤醒与自同步功能。

关 键 词:LIN总线  自动唤醒  自同步
文章编号:1008-0570(2007)08-2-0196-03
修稿时间:2007年6月23日

The FPGA realization of LIN Bus controller
XIAO MU,WANG LIFANG,TANG XIAOQUAN.The FPGA realization of LIN Bus controller[J].Control & Automation,2007,23(23):196-198.
Authors:XIAO MU  WANG LIFANG  TANG XIAOQUAN
Abstract:LIN bus is a new type low- cost lower- end communication bus of automotive body network. Basing on basic features of LIN bus, This paper designs a LIN Bus controller basing on ALTERA device EP1K50TC144- 3.which can not only achieve the transmit and receive of LIN Bus, but also have the function of auto- wake- up and auto baud calibration.
Keywords:EP1K50TC144-3
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号