首页 | 本学科首页   官方微博 | 高级检索  
     

FDP FPGA芯片的设计实现
引用本文:陈利光,王亚斌,吴芳,来金梅,童家榕,张火文,屠睿,王建,王元,申秋实,余慧,黄均鼐,卢海舟,潘光华.FDP FPGA芯片的设计实现[J].半导体学报,2008,29(4).
作者姓名:陈利光  王亚斌  吴芳  来金梅  童家榕  张火文  屠睿  王建  王元  申秋实  余慧  黄均鼐  卢海舟  潘光华
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,200433
基金项目:国家自然科学基金,国家高技术研究发展计划(863计划)
摘    要:研究了新型的FDP FPGA电路结构及其设计实现.新颖的基于3输入查找表的可编程单元结构,与传统的基于4输入查找表相比,可以提高约11%的逻辑利用率;独特的层次化的分段可编程互联结构以及高效的开关盒设计,使得不同的互联资源可以快速直接相连,大大提高了可编程布线资源效率.FDP芯片包括1600个可编程逻辑单元、160个可用IO、内嵌16k双开块RAM,采用SMIC 0.18μm CMOS工艺全定制方法设计并流片,其裸芯片面积为6.104mm×6.620mm.最终芯片软硬件测试结果表明:芯片各种可编程资源可以高效地配合其软件正确实现用户电路功能.

关 键 词:FPGA  可编程逻辑块  可编程互联资源  开关盒

Design and Implementation of an FDP Chip
Chen Liguang,Wang Yabin,Wu Fang,LaiJinmei,Tong Jiarong,Zhang Huowen,Tu Rui,Wang Jian,Wang Yuan,Shen Qiushi,Yu Hui,Huang Junnai,Lu Haizhou,Pan Guanghua.Design and Implementation of an FDP Chip[J].Chinese Journal of Semiconductors,2008,29(4).
Authors:Chen Liguang  Wang Yabin  Wu Fang  LaiJinmei  Tong Jiarong  Zhang Huowen  Tu Rui  Wang Jian  Wang Yuan  Shen Qiushi  Yu Hui  Huang Junnai  Lu Haizhou  Pan Guanghua
Abstract:A novel Fudan programmable logic chip (FDP) was designed and implemented with a SMIC 0.18μm CMOS logic process. The new 3-LUT based logic cell circuit increases logic density about 11% compared with a traditional 4-input LUT. The unique hierarchy routing fabrics and effective switch box optimize the routing wire segments and make it possible for different lengths to connect directly. The FDP contains 1,600 programmable logic cells, 160 programmable I/O,and 16kbit dual port block RAM. Its die size is 6.104ram × 6.620mm,with the package of QFP208. The hardware and software cooperation tests indicate that FDP chip works correctly and efficiently.
Keywords:FPGA  programmable logic block  programmable routing resource: switch box
本文献已被 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号