首页 | 本学科首页   官方微博 | 高级检索  
     

CRC循环冗余校验码并行算法的FPGA实现
作者姓名:石林艳  罗汉文
作者单位:上海交通大学电子工程系
摘    要:CRC循环冗余校验是数字数据通信中最常用的差错控制编码方法之一。在多种通信协议的帧结构中有一个16位或32位的FCS(FrameCheckSequence),就是利用CRC编码保证数据帧的无误传输。本文阐述了CRC循环冗余校验码基本原理,根据实际系统需要,建立了并行处理算法的数学模型,并且在FPGA芯片中实现了该并行算法。

关 键 词:CRC  差错控制编码  实时处理  并行处理  生成多项式  最小码距
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号