首页 | 本学科首页   官方微博 | 高级检索  
     

基于Xilinx SoPC的可重构嵌入式计算系统的研究与设计
引用本文:张宇,冯丹.基于Xilinx SoPC的可重构嵌入式计算系统的研究与设计[J].计算机科学,2010,37(5):274-277.
作者姓名:张宇  冯丹
作者单位:华中科技大学计算机科学与技术学院,武汉,430074
基金项目:973国家基础研究项目(No.2004CB318201)资助
摘    要:由于应用种类、实时性以及处理效率等要求,高性能嵌入式计算硬件平台需要具备相当的计算能力以及一定的适应性。为此提出了一种基于Xilinx FPGA的动态可重构的片上系统设计方案。系统采用专用硬件来执行计算密集型任务,运用动态可重构技术来支持硬件处理模块功能的动态配置。研究了Xilinx可编程片上系统上的3种硬件加速方案:CPU协处理器、PLB扩展加速器和MPMC扩展加速器。实验数据表明MPMC加速器性能最优。在Vir-tex5 FPGA器件上实现了可动态重构的MPMC加速器,以128位AES加密、解密两个功能模块为例,从硬件资源占用率、重构延时等角度考察了可重构系统的特点。

关 键 词:嵌入式计算  可编程片上系统  可重构计算  协处理  加速器  
收稿时间:2009/6/15 0:00:00
修稿时间:2009/8/24 0:00:00

Study and Design of Reconfigurable Embedded Computing System Based on Xilinx SoPC
ZHANG YU,FENG Dan.Study and Design of Reconfigurable Embedded Computing System Based on Xilinx SoPC[J].Computer Science,2010,37(5):274-277.
Authors:ZHANG YU  FENG Dan
Affiliation:School of Computer Science and Technology/a>;Huazhong University of Science and Technology/a>;Wuhan 430074/a>;China
Abstract:The high performance embedded computing systems need considerable computational power and flexibility to meet various application requirements.A reconfigurable SoPC design based on Xilinx FPGA was presented.The system uses a dedicated hardware accelerator to process computational intensive tasks,and the accelerator can be dynamically configured during run-time.The hardware processing engine can be coupled to the host system as a CPU coprocessor,a PLB accelerator or an MPMC accelerator.Based on the experimen...
Keywords:Embedded computing  System on programmable chip  Reconfigurable computing  Co-processing  Accelerator  
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《计算机科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号