首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于标准逻辑单元的GALS异步封装电路
引用本文:周端,朱樟明,杨银堂,史明华,梁政.一种基于标准逻辑单元的GALS异步封装电路[J].电路与系统学报,2009,14(5).
作者姓名:周端  朱樟明  杨银堂  史明华  梁政
作者单位:1. 西安电子科技大学,计算机学院,陕西,西安,710071
2. 西安电子科技大学,微电子研究所,陕西,西安,710071
3. 芬兰Turku计算机科学研究中心,芬兰Turku,FIN-20520
基金项目:国家自然科学基金资助项目 
摘    要:基于点对点GALS模型,给出了异步封装电路的信号状态转换图(STG),基于Petrify设计了一种基于标准逻辑单元的GALS异步封装电路,包括同步/异步接口电路、具有分频及暂停功能的局部时钟等设计.由于所设计的异步封装电路具有不存在延时器件、没有使用特殊的异步逻辑单元等特点,所以论文基于两个同步计数器实现了GALS点对点模型进行仿真和FPGA验证,结果显示了整个异步封装及其GALS系统性能的正确性.

关 键 词:全局异步局部同步  异步封装  信号转换  标准逻辑单元

An asynchronous GALS wrapper based on standard logic cell
ZHOU Duan,ZHU Zhang-ming,YANG Yin-tang,SHI Ming-hua,LIANG Zheng.An asynchronous GALS wrapper based on standard logic cell[J].Journal of Circuits and Systems,2009,14(5).
Authors:ZHOU Duan  ZHU Zhang-ming  YANG Yin-tang  SHI Ming-hua  LIANG Zheng
Abstract:Based on the point to point GALS model,the signal transition graph of the asynchronous wrapper is presented.A novel asynchronous wrapper for GALS systems is presented in Petrify based on the standard logic cell.The synchronous and asynchronous interface circuits,local clock circuits with frequency dividing and pause function are included in the wrapper.Because the wrapper does not include delay device and special asynchronous elements,the GALS system with the asynchronous wrapper can be verified directly in...
Keywords:FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号