首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速时间交替采样系统
引用本文:易敏,苏淑靖,季伟,雷超群. 基于FPGA的高速时间交替采样系统[J]. 电子技术应用, 2015, 41(1): 71-74
作者姓名:易敏  苏淑靖  季伟  雷超群
作者单位:中北大学电子测试技术重点实验室,山西太原,030051
摘    要:提出了一种高速高精度数据采集系统的设计。ADC高速采样基于时间交替采样结构实现,以FPGA为逻辑控制芯片,DSP为误差矫正算法处理中心。在对系统总体设计各模块进行介绍的基础上,重点分析了系统存在的偏移误差、时延误差和增益误差,并描述了一种误差矫正方法。通过实验测试,结果表明该设计能够实现1 GS/s的高速采样,并能完成明显的误差矫正。

关 键 词:时间交替采样  FPGA  误差矫正  高速采样

High-speed time-interleaved sampling system based on FPGA
Yi Min,Su Shujing,Ji Wei,Lei Chaoqun. High-speed time-interleaved sampling system based on FPGA[J]. Application of Electronic Technique, 2015, 41(1): 71-74
Authors:Yi Min  Su Shujing  Ji Wei  Lei Chaoqun
Abstract:
Keywords:time-interleaved  FPGA  error correction  high-speed sampling
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号