首页 | 本学科首页   官方微博 | 高级检索  
     

国产数字元器件板级综合测试平台的设计与实现
作者姓名:于海波  李杰  罗飞舟
作者单位:1. 中北大学动态测试技术省部共建国家重点实验室;2. 中北大学仪器科学与动态测试教育部重点实验室;3. 中国运载火箭技术研究院宇航业务部结构处
摘    要:为满足航天产品的高精度、高可靠性需求,实现元器件自主可控,需要对其核心部件乃至关键元器件进行国产化替代及应用适应性验证,设计一种基于FPGA的国产数字元器件板级综合测试平台。该平台兼容CMOS、LVDS等多种数字接口和电压、电流等模拟信号输入接口,可满足不同芯片的输入输出电平标准;内置DDR3 SDRAM进行数据缓存,Flash阵列作为数据存储器,可实现高速实时数据读写及大容量存储;适用于时序逻辑、组合逻辑数字元器件的板级验证,可并行测试多种异构元器件,节约测试成本。最后利用该平台进行器件板级验证测试,实验结果表明:器件板级应用功能正常,动态功耗稳定,在极端环境下工作性能良好,具备较高的工程应用价值。

关 键 词:FPGA  国产化  数字元器件  板级测试  DDR3 SDRAM
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号